ProtokT3(1).pdf

(170 KB) Pobierz
Microsoft Word - ProtokT3.doc
INSTYTUT TELEINFORMATYKI I AUTOMATYKI
Laboratorium Podstaw Technologii Komputerów
T3 Temat : BADANIE BRAMEK DTL I INWERTERA CMOS
Grupa: …………
Zespół nr.: …………
Data: …………………
1. …………………………………………………………
Podpis: ………………
2. …………………………………………………………
Ocena: . . . . . . . . . . . . .
3. …………………………………………………………
Protokół pomiarów
3.1. Pomiar parametrów statycznych bramki DTL
I
CC
mA
R = 10 K
B
1
C RK
=
1
D1
F
D3
A
C
T
B
D2
R = 5.1 K
B
2
U
I
V
U
C
V
U
O
Ucc=+5V
Rys. 3.1 Bramka logiczna NAND-DTL
Użyte elementy:
T
D1
D2
D3
Typ
β (h 21e )
U BE / IB lub U F /I F
Tabela 3.1.
A
U IA [V]
B
U IB [V]
U C [V]
U OF [V]
F=..........
0
0.0
0
0.0
0
0.0
1
+5.0
1
+5.0
0
0.0
1
+5.0
1
+5.0
Tabela 3.2.
U IA(B) [V]
U OF [V]
I CC [mA]
1
677962920.023.png 677962920.024.png 677962920.025.png 677962920.026.png 677962920.001.png 677962920.002.png
3.2. Pomiar parametrów dynamicznych bramki DTL
Ucc=+5V
R K
R K
=
1
F
A
D1
D3
T
B
D2
U
R K
OSC
A
G
A
A
B
B
GND
Rys. 3.2 Układ do pomiaru parametrów dynamicznych bramki NAND-DTL
U I [V]
t [ ]
U O [V]
t [ ]
Rys. 3.2a Przebiegi w układzie z rysunku 3.2
Tabela 3.3.
R B2 =5.1K
R B2 odłączony
t i [ns]
t r [ns]
t f [ns]
t pHL [ns]
t pLH [ns]
f max [MHz]
2
1 10
=
2 5.1
=
677962920.003.png 677962920.004.png 677962920.005.png 677962920.006.png 677962920.007.png 677962920.008.png 677962920.009.png 677962920.010.png
3.3. Pomiar parametrów statycznych inwertera CMOS
I
DD
mA
.
.
.
T1
.
A
F
..
..
.
.
T2
V
.
V
U
I
.
U
O
U = …………
DD
..
Rys. 3.3 Inwerter CMOS
Tranzystory:
T1: ………………
T2: ………………
Typ
Kanał
U Ddmax [v]
I Dmax [mA]
U Gsmax [V]
U TH [V]
Tabela 3.4.
U I [V]
U O [V]
I DD [V]
Tabela 3.5.
A
U I [V]
U O [V]
F=
0
1
3
677962920.011.png 677962920.012.png 677962920.013.png 677962920.014.png 677962920.015.png 677962920.016.png 677962920.017.png
3.3. Badanie parametrów dynamicznych inwertera CMOS
U DD
T1 = ……………
T2 = ……………
.
.
DD = …………… V
.
T1
OSC
.
GEN = …………… V
.
A
F GEN = …………… Hz
A
F
A
B
. .
. .
B
GND
.
.
T2
Gen
U
.
U
I
.
O
L RK
10
C pF
=
200
.
L
U
SS
. .
. .
Rys. 3.4 Układ do pomiaru parametrów dynamicznych invertera CMOS
U I [V]
U O [V]
t [ ]
Rys. 3.4a Przebiegi w układzie z rysunku 3.4
t [ ]
Tabela 3.6.
Bez obciążenia
Z obciążeniem
t i [ns]
t r [ns]
t f [ns]
t pHL [ns]
t pLH [ns]
f max [MHz]
4
=
677962920.018.png 677962920.019.png 677962920.020.png 677962920.021.png 677962920.022.png
Zgłoś jeśli naruszono regulamin